电子与通信技术

构造一个十进制的异步加法计数器,需要多少个()触发器。计数器的进位Cy的频率与计数器时钟脉冲CP的频率之间的关系是()。

题目

构造一个十进制的异步加法计数器,需要多少个()触发器。计数器的进位Cy的频率与计数器时钟脉冲CP的频率之间的关系是()。

如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:


A.同步二进制加法计数器
B.同步二进制减法计数器
C.异步二进制减法计数器
D.异步二进制加法计数器

答案:C
解析:
CP没有接到所有触发器的时钟端,因此是异步时序电路,具有减法规律。

第2题:

图所示逻辑电路,设触发器的初始状态均为0,当

时,该电路实现的逻辑功能是(  )。

A.同步十进制加法计数器
B.同步八进制加法计数器
C.同步六进制加法计数器
D.同步三进制加法计数器

答案:C
解析:
①组成:该电路由于CP端连在一起,因此是同步计数器;
②列写驱动方程:J2=K2=Q1nQ0n,

③列写存储器状态方程:

④初始值为000,计数器CP释放脉冲后,计数循环为000→001→010→011→100?101。
故为同步六进制加法计数器。

第3题:

计数器按各触发器翻转情况分类可以分为同步计数器和异步计数器。()


正确答案:对

第4题:

集成计数器74LS192是()计数器。

  • A、异步十进制加法
  • B、同步十进制加法
  • C、异步十进制减法
  • D、同步十进制可逆

正确答案:D

第5题:

图示的74LS161集成计数器构成的计数器电路和74LS290集成计数器构成的计数器电路是实现的逻辑功能依次是(  )。


A. 九进制加法计数器,七进制加法计数器
B. 六进制加法计数器,十进制加法计数器
C. 九进制加法计数器,六进制加法计数器
D. 八进制加法计数器,七进制加法计数器

答案:A
解析:
74LS161是4位二进制同步加法计数器,RD端为置零端,利用预置数可实现24位以下的加法计数。当逻辑式Q3Q2Q1Q0=1001时,计数器重新置零。则计数器的状态为:0000—0001—0010—0011—0100—0101—0110—0111—1000—(1001)0000,其中状态1001为瞬时状态。因此,为九进制计数器。
74LS290是4位二进制异步加法计数器,RD端为置零端,当逻辑式Q3Q2Q1Q0=0111时,计数器重新置零。则计数器的状态为:0000—0001—0010—0011—0100—0101—0110—(0111)0000,其中状态0111为瞬时状态。因此,为七进制计数器。

第6题:

按各触发器的状态转换与CP的关系分类,计数器可为什么类型的计数器?( )

A.加法、减法及加减可逆
B.同步和异步
C.二、十和M进制

答案:B
解析:

第7题:

欲构成能记最大十进制数为999的计数器,至少需要多少个双稳态触发器?( )

A.10
B.100
C.1000

答案:A
解析:

第8题:

图示时序逻辑电路是一个(  )。



附:触发器的逻辑状态表为:



A、左移寄存器
B、右移寄存器
C、异步三位二进制加法计数器
D、同步六进制计数器

答案:C
解析:
由图可知,三个触发器触发脉冲来自不同信号,且为上升沿触发,应为上升沿触发的异步计数器。

第9题:

计数器按触发器的翻转顺序分为()和异步计数器。


正确答案:同步计数器

第10题:

计数器的种类繁多,按编码可分为()。

  • A、加法计数器
  • B、二进制计数器
  • C、十进制计数器
  • D、N进制计数器

正确答案:B,C,D

更多相关问题