微机原理

解释Pentium微处理器的引脚信号CACHE和BRDY的定义。

题目

解释Pentium微处理器的引脚信号CACHE和BRDY的定义。

如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

Pentium标志寄存器上各标志位信息反映的是

A.寄存器堆栈中每一寄存器中的内容

B.Pentium微处理器运行的状态信息

C.Cache操作信息

D.存储器状态信息


正确答案:B

第2题:

下列哪一个部件不是Pentium 4微处理器和8086/8088微处理器均有的部件?

A.指令处理部件

B.通用寄存器

C.存储器分段部件

D.高速缓冲存储器Cache


正确答案:D
解析:8086/8088都是Intel公司推出的16位微处理器,主要包括:指令处理部件、通用寄存器、存储器分段部件等。80386使微处理器中字的宽度从16位变为32位, 80486时才增加了8KB的高速缓冲存储器Cache,Cache是位于CPU和主存之间,用静态RAM做成的高速缓存。Pentium微处理器中Cache的容量越来越大,并分离为 L1 Cache和L2 Cache,随着Pentium微处理器的不断升级,L1 Cache和L2 Cache在不断的扩大并提高其性能。在Pentium 4微处理器中,采用了8KB的L1 Cache和256KB的L2缓存。选项D为本题正确答案。

第3题:

下面是微处理器中有关Cache的叙述,其中错误的是

A.从Pentium微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据Cache

B.Pentium Ⅱ的L2 Cache不在微处理器芯片内部

C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内

D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache


正确答案:D
解析:该题考查考生对微处理器Cache的理解。Pentium微处理器中将原来的数据和指令混合使用的8KB Cache分成两个独立的双路相联的8KB指令Cache和8KB数据Cache,从而减少了等待和传输数据的次数和时间,提高了芯片的整体性能,所以选项A是正确的;为了进一步提高微处理器的性能,除了原有的片内L1 Cache以外,还增加了L2 Cache,其中Pentium Ⅱ的L2 Cache不在微处理器芯片内部,而是在片外电路中,并有全速总线与CPU紧密连接,所以选项B是正确的; Pentium 4檄处理器的L1 Cache和L2 Cache均集成在处理器芯片内,而且所使用的Cache速度比 Pentium 3的Cache快1.8倍,所以选项C是正确的;赛扬(Celeron)微处理器不是没有Cache,而只是没有512KB的L2 Cache,故D错,所以应该选择D。

第4题:

下面关于Pentium 4微处理器的叙述中,正确的是______。

A.Pentium 4微处理器可寻址的最大存储空间是256MB

B.Pentium 4微处理器可寻址的最大存储空间是4GB

C.Pentium 4微处理器可寻址的最大存储空间是64GB

D.Pentium 4微处理器可寻址的最大存储空间是64TB


正确答案:C
解析:Pentium4微处理器可寻址的最大存储空间为64GB。

第5题:

Pentium 4微处理器的L1 Cache包括两个部分,它们是指令Cache(ETC) Cache。


正确答案:数据
数据

第6题:

Pentium微处理器的分页存储管理系统可以把页的大小定义成

A.16KB

B.4MB

C.64KB

D.4GB


正确答案:B

第7题:

Pentiun 微处理器的地址线是32根,Pentium Pro、Pentium Ⅱ、Pentium Ⅲ 和Pentium 4微处理器的地址线是【 】根:


正确答案:36
36 解析:该题考查考生对Pentiun 系列微处理器总线的掌握。Pentium Pro采用 387引脚的PGA封装,地址线增加到36根,从而使内存容量最多可以达到64GB。

第8题:

Pentium微处理器在突发式存储器读周期期间,W/R和Cache信号分别为

A.高电平和高电平

B.高电平和低电平

C.低电平和高电子

D.低电平和低电平


正确答案:D
解析:Pentium微处理器在突发式存储器读周期期间,所有突发式读操作都采用高速缓存方式,所以整个总线周期内Cache一直保持低电平,同时W/R保持低电平,所以应该选择D。

第9题:

对Pentium 4微处理器的主频率、处理器总线的工作频率及L2 Cache的工作频率进行比较,频率最低的是【 】。


正确答案:处理器总线工作频率
处理器总线工作频率 解析:对Pentium 4微处理器的主频率、处理器总线的工作频率及L2 Cache的工作频率进行比较,频率最低的是处理器总线工作频率,频率最高的是微处理器的主频率。

第10题:

Pentium微处理器执行突发式存储器读总线周期时,Cache(Cache Enable)和W/R信号的状态应该是______。

A) 1,1

B) 1,0

C) 0,1

D) 0,0

A.

B.

C.

D.


正确答案:D

更多相关问题