02277微型计算机原理应用

在总线操作周期中,8088CPU会在第()个时钟周期的前沿测试()引脚,如果测到无放低电平,CPU()

题目

在总线操作周期中,8088CPU会在第()个时钟周期的前沿测试()引脚,如果测到无放低电平,CPU()

如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

8088CPU芯片的时序中,不加等待的一个总线周期需时钟周期数为__。

A.1

B.2

C.3

D.4


正确答案:D

第2题:

8088CPU对内存读/写1个字均需两个总线周期。()


答案:对
解析:

第3题:

CPU在总线周期中插入TW等待周期的个数取决于()

A、“READY”信号

B、随机

C、主频

D、时钟周期


参考答案:A

第4题:

总线操作中第1个时钟周期通常是取指周期。


正确答案:错误

第5题:

总线周期的含义是什么?8086/8088的基本总线周期由几个时钟组成?如果一个CPU的时钟频率为24MHz,那么,它的一个时钟周期为多少?一个基本总线周期为多少?


正确答案: 总线周期的含义是计算机执行一条访问内存或端口的机器指令的时间;8086/8088的基本总线周期由4个时钟周期组成;CPU的时钟频率为24MHz,它的一个时钟周期为41.5ns,一个基本总线周期为166ns;

第6题:

CPU向存储器读入一个操作数时,“传送数据”是在一个基本的总线周期内的第【 】个时钟周期。


正确答案:3
3

第7题:

系统总线的一个存取周期最快为3个总线时钟周期,在一个总线周期中可以存取32位数据。若总线的时钟频率为8.33MHz,则总线的带宽为多少MB/s?
总线的带宽=数据宽度×总线周期的最高频率=(32/8)Byte×(8.33/3)M/=11.1MB/s

第8题:

假设某CPU的时钟周期为5ns,所访问的主存的存取周期为60ns,为了正确读出主存中的指令和数据,还需在总线周期中插入两个等待状态,则此CPU的总线周期应该为( )。

A.10ns

B.20ns

C.40ns

D.50ns


正确答案:D

第9题:

8086/8088CPU的RESET引脚至少应维持()个时钟周期的正脉冲宽度才能有效复位。

  • A、4
  • B、5
  • C、2
  • D、3

正确答案:A

第10题:

某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个时钟周期,总线时钟频率为33MHz,求总线带宽是多少?


正确答案: 设总线带宽用Dr表示,总线时钟周期用T=1/f表示,一个周期传送的数据量用D表示,根据总线带宽定义,有:Dr=D/T=D×f=4B×33×106/s=132MB/s