微型计算机

8086CPU中典型总线周期由()个时钟周期组成,其中T1期间,CPU输出()信息;如有必要时,可以在()两个时钟周期之间插入1个或多个TW等待周期。

题目

8086CPU中典型总线周期由()个时钟周期组成,其中T1期间,CPU输出()信息;如有必要时,可以在()两个时钟周期之间插入1个或多个TW等待周期。

如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

当DMA控制器向8086CPU请求使用总线后,下列说法正确的是

A.CPU时钟周期执行结束后响应

B.CPU等待周期执行结束后响应

C.CPU指令周期执行结束后响应

D.CPU总线周期执行结束后响应


正确答案:D

第2题:

在8086/8088中,一个最基本的总线周期由四个时钟周期(T状态)组成,在T3状态,CPU在总线发出______信息。

A.时钟

B.状态

C.地址

D.数据


正确答案:D
解析:T1状态时微处理器向数据/地址复用的总线上输出地址信息,ALE将地址信息锁存;T2状态时地址信息消失,准备传输数据;T3状态时传送数据,在此可插入等待周期Tw;T4状态微处理器从总线上读入数据到内部寄存器或将总线上的数据写入存储器或I/O端口,总线周期结束。

第3题:

CPU在总线周期中插入TW等待周期的个数取决于()

A、“READY”信号

B、随机

C、主频

D、时钟周期


参考答案:A

第4题:

8086CPU在作总线操作时,遇到READY=L后可插入()

  • A、1个等待周期
  • B、等待周期个数由具体情况所定
  • C、2个等待周期
  • D、3个等待周期

正确答案:B

第5题:

一个总线周期可以包含多个时钟周期。


正确答案:正确

第6题:

时钟周期、总线周期、指令周期之间的关系是:()

A、时钟周期>总线周期>指令周期

B、时钟周期<总线周期<指令周期

C、时钟周期<总线周期>指令周期


参考答案:B

第7题:

在8086CPU中,一个最基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU在总线发出信息。()

A.数据
B.状态
C.地址
D.其他

答案:C
解析:

第8题:

假设某CPU的时钟周期为5ns,所访问的主存的存取周期为60ns,为了正确读出主存中的指令和数据,还需在总线周期中插入两个等待状态,则此CPU的总线周期应该为( )。

A.10ns

B.20ns

C.40ns

D.50ns


正确答案:D

第9题:

总线周期的含义是什么?8086/8088的基本总线周期由几个时钟组成?如果一个CPU的时钟频率为24MHz,那么,它的一个时钟周期为多少?一个基本总线周期为多少?


正确答案: 总线周期的含义是计算机执行一条访问内存或端口的机器指令的时间;8086/8088的基本总线周期由4个时钟周期组成;CPU的时钟频率为24MHz,它的一个时钟周期为41.5ns,一个基本总线周期为166ns;

第10题:

8086读/写总线周期各包括最少几个时钟周期?什么情况下需要插入等待周期TW?插入多少个TW取决于什么因素?


正确答案: 8086读/写总线周期各包括最少四个时钟周期。在系统中增加等待周期TW的一般情况是:当CPU提供了地址后,由于外设或存储器的读出或写入时间较慢,不能与CPU的速度匹配,就需要插入等待周期TW,等待CPU能从外设或存储器将数据正确地读出或写入为止。显然,插入的等待周期TW的个数取决于外设或存储器的取出或写入时间。