工学

单选题8255的引脚CS#,RD#,WR#信号电平分别为()时,可完成“数据总线→8255数据寄存器”的操作。A 1、1、0B 0、1、0C 0、0、1D 1、0

题目
单选题
8255的引脚CS#,RD#,WR#信号电平分别为()时,可完成“数据总线→8255数据寄存器”的操作。
A

1、1、0

B

0、1、0

C

0、0、1

D

1、0

参考答案和解析
正确答案: B
解析: 暂无解析
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

当数据从8255a的端口c往数据总线上读出时,8255的几个控制信号cs、a1、a0、rd、wr分别是0、1、0、0、1。()

此题为判断题(对,错)。


参考答案:√

第2题:

一台微机化仪器采用8255A;芯片作数据传送接口,并规定使用接口地址的最低两位作芯片内部寻址,已知芯片的A口地址为0F4H,则当CPU执行输出指令访问0F7H端口时,其操作为( )。

A.数据从端口C送数据总线

B.数据从数据总线送端口C

C.控制字送控制字寄存器

D.数据从数据总线送端口B


正确答案:C
解析:A口地址为0F4H,则控制端口地址为0F7H,所以当CPU执行输出指令访问0F7H端口时,首先应将控制字送控制寄存器。

第3题:

8255A与CPU间的数据总线为()数据总线。

A、4位

B、8位

C、16位

D、32位


参考答案:B

第4题:

当8255A引脚CS()电平时,若RD、WR为()时,表示数据总线为三态(高阻)。


正确答案:低;11

第5题:

8255A的数据总线缓冲器是一个双向三态8位缓冲器,是8255A与( )的接口。

A.CPU数据总线

B.主存储器

C.I/O设备

D.CACHE


正确答案:A
解析:数据总线缓冲器是一个双向三态8位缓冲器,是8255A与CPU数据总线的接口。CPU与8255A之间所有的数据发送与接收,以及CPU向8255A发送的控制字和8255A向CPU回送的状态信息都是通过它传送。

第6题:

8255A的数据总线缓冲器是一个双向三态8位缓冲器,是8255A与______的接口。

A.CPU数据总线

B.主存储器

C.FO设备

D.Cache


正确答案:A
解析:数据总线缓冲器是一个双向三态8位缓冲器,是8255A与CPU数据总线的接口。CPU与8255A之间所有的数据发送与接收,以及CPU向8255A发送的控制字和8255A向CPU回送的状态信息都通过它传送。

第7题:

一台微机采用8255A芯片作数据传送接口,并规定使用接口地址的最低两位做芯片内部寻址,已知芯片A口地址为OF4H,则当CPU执行输出指令访问OF7H端口时,其操作为( )。

A.数据从端口C送数据总线

B.数据从数据总线送端口c

C.控制字送控制字寄存器

D.数据从数据总线送端口B


正确答案:C
解析:由地址的低两位A1、A0对8255A的4个端口进行寻址,根据题意OF4H为A口地址,那么OF5H为B口地址;0F6H为C口地址,0F7H为控制寄存器端口地址,所以0F7H是对控制寄存器操作。

第8题:

8255a引脚信号wr=0、cs=0、a1=1、a0=1时,表示()

A.CPU向控制口送控制字

B.CPU向数据口写数据

C.无效操作

D.CPU读8255A控制口


参考答案:A

第9题:

8255A引脚信号WR=0,CS=0,A1=1,A0=1时,表示()。

  • A、CPU向数据口写数据
  • B、CPU读8255控制口
  • C、CPU向控制口送控制字
  • D、无效操作

正确答案:C

第10题:

8255具有()个外设数据引脚,分成3个端口,引脚分别是()、()、()


正确答案:24;PA0~PA7;PB0~PB7;PC0~PC7