工学

问答题在分布式存储器结构的机器中,对应于两种地址空间的组织方案,分别有哪两种通信机制?它们是怎么实现的?

题目
问答题
在分布式存储器结构的机器中,对应于两种地址空间的组织方案,分别有哪两种通信机制?它们是怎么实现的?
如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

在计算机系统中,根据地址空间结构不同,虚拟存储器可以分为【 】和多段式虚拟存储器两种虚拟存储器。


正确答案:单段式虚拟存储器
单段式虚拟存储器 解析:虚拟存储器的概念:在采用动态重定位的计算机系统中,依靠附加一些硬件实现自动地址变换,这些硬件进而可以支持所谓虚拟存储器的概念。有了这个地址变换机构后,不仅可以把作业存放的地址空间和运行时用于安置作业的存储空间区分开,而且它有能力把作业在运行时所规定的在其地址空间中的每一虚拟地址变换为实际主存的物理地址。虚拟存储器就是一个地址空间。这里提供的自动地址变换机制与诸如采用基址寄存器和相对寻址的地址变换机制不同。后者的作用依赖于指令的类型;而自动地址变换并不依赖于每个程序中机器指令内包含的信息,即它作用于所有的存储访问,而不受应用程序的控制。物质基础:建造支持虚拟存储器概念的系统,应有相应的物质基础来支持。需要有相当容量的辅助存储器,足以存放所有并发作业的地址空间。要有一定容量的主存,,因为在处理机上运行的作业,必须有部分信息存放在主存中。要有地址变换机构。虚拟存储器实现原理是,当作业要求运行时,不是将它的全部信息装入主存,而是将其中一部分先装入主存,另一部分暂时留在辅助存储器中。作业在运行过程中,要使用不在主存的信息,应设法将它们装到主存,以保证作业的正常运行。根据地址空间结构的不同,虚拟存储器有两种形式:单段式虚拟存储器和多段式虚拟存储器。单段式虚拟存储器是一个连续的线性地址空间,其地址顺序为0,1,2,…,n-1,n,n为2的k次幂,k为CPU给出的有效地址的长度。多段式虚拟存储器把地址空间分成若干段。每一个段是Si是一个连续的线性地址空间,其中的每个地址可用[S,W]来表示,其中S代表段名或段号,W代表段中的字的序号或符号。一个虚拟存储器的最大容量是由计算机的地址结构确定的。虚拟存储器的容量与主存的实际大小没有直接关系,而是由主存的容量与辅存的容量之和所确定。

第2题:

掩模存储器MROM有哪两种主要结构?


答案:NAND与NOR结构。

第3题:

微处理器对I/O口的编址方式有两种。一种是将I/O口地址和存储器地址统一编址,把I/O口地址看作存储器地址的一部分,用存储器访问指令实现输入输出;另一种是将I/O口地址和存储器地址分别独立编址,采用专门的 指令对I/O口进行操作。


正确答案:

 I/O,或输入/输出,或输入输出 

第4题:

简述分布式存储器结构的两种地址空间组织方式。


正确答案: (1)物理上分离的多个存储器可作为一个逻辑上共享的存储空间进行编址。这类机器的结构被称为分布式共享存储器(DSM)或可缩放共享存储器体系结构。DSM机器被称为NUMA(non-uniformmemoryaccess)机器。
(2)整个地址空间由多个独立的地址空间构成,它们在逻辑上也是独立的,远程的处理器不能对其直接寻址。

第5题:

在电话通信网中,本地网的结构分为哪两种?


正确答案:网状网、二级网。

第6题:

外存存储器有哪些?内存分哪两种?


正确答案:外存存储器包括软盘、硬盘、光盘、U盘等。内存分只读存储器ROM和随机存取存储器RAM。

第7题:

在分布式存储器结构的机器中,目前有哪两种存储器地址空间的组织方案?


正确答案:(1)第一种方案:物理上分离的多个存储器作为一个逻辑上共享的存储空间进行编址。
(2)第二种方案:整个地址空间由多个独立的地址空间构成,它们在逻辑上也是独立的,远程的处理器不能对其直接寻址。

第8题:

微处理器对I/O口的编址方式有两种。一种是将I/O地址与存储器地址统一编址,把I/O口地址看作存储器地址的一部分,用存储器访问指令实现输入输出;另一种是将I/O口地。址和存储器地址分别独立编址,采用专门的【 】指令对I/O口进行操作。


正确答案:I/O
I/O 解析:微处理器对I/O端口的编址方式,一种是把I/O端口地址与存储器地址统一编址,即采用存储器映象方式;另一种是将I/O端口地址和存储器地址分开独立编址,即采用I/O映象方式用专门的I/O指令读I/O端口进行操作。

第9题:

在分布式系统中,进程间的通信机制是通过()实现的。


正确答案:通信原语

第10题:

对于共享地址空间的多处理机,可用()隐含地进行数据通信,因而可称为共享存储器机器。对于多个地址空间的多处理机,数据通信要通过()完成。


正确答案:LOAD和STORE指令中的地址;处理器间显式地传递消息