CMS专题

单选题8086的读周期时序在()时钟周期时,数据总线上有一段高阻态(浮空状态)。A T1B T2C T3D T4

题目
单选题
8086的读周期时序在()时钟周期时,数据总线上有一段高阻态(浮空状态)。
A

T1

B

T2

C

T3

D

T4

如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

在8086/8088中,一个最基本的总线周期由四个时钟周期(T状态)组成,在T3状态,CPU在总线发出______信息。

A.时钟

B.状态

C.地址

D.数据


正确答案:D
解析:T1状态时微处理器向数据/地址复用的总线上输出地址信息,ALE将地址信息锁存;T2状态时地址信息消失,准备传输数据;T3状态时传送数据,在此可插入等待周期Tw;T4状态微处理器从总线上读入数据到内部寄存器或将总线上的数据写入存储器或I/O端口,总线周期结束。

第2题:

在8086CPU中,一个最基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU在总线发出信息。()

A.数据
B.状态
C.地址
D.其他

答案:C
解析:

第3题:

以下不属于8086的总线周期的是()。

A.存储器读周期

B.存储器写周期

C.时钟周期

D.中断响应周期


正确答案:C

第4题:

8086正常的存储器读/写总线周期由多少个T状态组成?


正确答案:4个

第5题:

在8086CPU从总线上撤消地址,使总线的低16位置成高阻态,其最高4位用来输出总线周期的()

  • A、数据信息
  • B、控制信息
  • C、状态信息
  • D、地址信息

正确答案:C

第6题:

8086微处理器连续两次读/写操作允许的最短时间间隔称为

A.存取周期

B.总线周期

C.时钟周期

D.机器周期


正确答案:A

第7题:

8086读/写总线周期各包括最少几个时钟周期?什么情况下需要插入等待周期TW?插入多少个TW取决于什么因素?


正确答案: 8086读/写总线周期各包括最少四个时钟周期。在系统中增加等待周期TW的一般情况是:当CPU提供了地址后,由于外设或存储器的读出或写入时间较慢,不能与CPU的速度匹配,就需要插入等待周期TW,等待CPU能从外设或存储器将数据正确地读出或写入为止。显然,插入的等待周期TW的个数取决于外设或存储器的取出或写入时间。

第8题:

下面是是关于Pentium 微处理器总线时序的叙述,其中错误的是

A.CPU通过总线接口部件完成一次存储器读/写I/0所需要的时间称为总线周期

B.Pentium微处器执行流水线式总线周期时,下一个总线周期使用的地址在前一个总线周期传送数据时提供

C.Pentium微处器的基本总线周期需要2个或2个以上的总线时钟周期

D.Pentium 微处理器的突发式读总线周期由2-1-1-1个时钟周期组成, 共传递5个64位数据


正确答案:D

第9题:

在8086中,一个最基本的总线周期由()个时钟周期组成,如果8086的主频为5MHz,则总线周期为()。


正确答案:4;800ns

第10题:

“8086执行了一个总线周期”是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、/RD信号、数据信号分别在何时产生?


正确答案: (1)是指8086对片外的存储器或I/O接口进行了一次访问,读写数据或取指令。
(2)基本总线周期由4个时钟周期组成,分别记为T1、T2、T3、.T4。
(3)地址信号、ALE信号在Tl周期内产生,/RD信号在T2周期内产生,数据信号一般
在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。