CMS专题

判断题虚拟存储方式下,程序员编制程序时不必考虑主存的容量,但系统的吞吐量在很大程度上依赖于主存储器的容量。A 对B 错

题目
判断题
虚拟存储方式下,程序员编制程序时不必考虑主存的容量,但系统的吞吐量在很大程度上依赖于主存储器的容量。
A

B

如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

计算机系统为改善CPU与处理器之间的速度匹配问题,在CPU和主存储器之间加入一个高速、小容量的缓冲存储器Cache,构成Cache—主存储器的存储系统。()

此题为判断题(对,错)。


参考答案:错误

第2题:

在虚拟存储方式下,程序员编制程序时不必考虑主存的容量,但系统的吞吐量在很大程度上依赖于主存储器的容量。

此题为判断题(对,错)。


正确答案:√

第3题:

●以下关于虚拟存储器的叙述中,正确的是(7)。

(7)A,虚拟存储器的容量必须等于主存的容量

B.虚拟存储器的容量是高速缓存、主存和辅助的容量之和

C.虚拟存储器由应用程序来实现信息调度和管理

D.虚拟存储器由硬件和操作系统来实现信息调度和管理


正确答案:D

第4题:

在主存储器和CPU之间增加Cache的目的是______。

A.解决CPU和主存之间的速度匹配问题
B.扩大主存储器容量
C.扩大CPU中通用寄存器的数量
D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量

答案:A
解析:
本题考查计算机体系结构方面的基础知识。高速缓冲存储器(Cache)是存在于主存与CPU之间的一级存储器,由静态存储芯片(SRAM)组成,容量比较小但速度比主存高得多,接近于CPU的速度。它和主存储器一起构成一级的存储器。高速缓冲存储器和主存储器之间信息的调度和传送是由硬件自动进行的。在计算机技术发展过程中,主存储器存取速度一直比中央处理器操作速度慢得多,使中央处理器的高速处理能力不能充分发挥,整个系统的工作效率受到影响。有很多方法可用来缓和中央处理器和主存储器之间速度不匹配的矛盾,如采用多个通用寄存器、多存储体交叉存取等,在存储层次上采用高速缓冲存储器也是常用的方法之一。很多大、中型计算机以及新近的一些小型机、微型机也都采用高速缓冲存储器。根据程序局部性原理,正在使用的主存储器某一单元邻近的那些单元将被用到的可能性很大。因而,当中央处理器存取主存储器某一单元时,计算机硬件就自动地将包括该单元在内的那一组单元内容调入高速缓冲存储器,中央处理器即将存取的主存储器单元很可能就在刚刚调入到高速缓冲存储器的那一组单元内。于是,中央处理器就可以直接对高速缓冲存储器进行存取。在整个处理过程中,如果中央处理器绝大多数存取主存储器的操作能为存取高速缓冲存储器所代替,计算机系统处理速度就能显著提高。

第5题:

目前,一般计算机系统中的主存储器容量都很大,而且越来越大。另外,由于普遍采用了虚拟存储器结构,要求指令中给出的地址码是一个虚拟地址,其长度比实际主存储器的容量所要求的长度还要长得多。例如,在一般32位计算机系统中,虚拟地址空间为4GB,因此,要求地址码的长度为32位左右。如此长的地址码对于多地址结构的指令系统是无法容忍的。因此,如何缩短地址码的长度,在指令系统中必须予以考虑。下面关于缩短地址码长度的方法正确的是(1)。

Ⅰ.用主存间接寻址方式缩短地址码长度

Ⅱ.用变址寻址方式缩短地址码长度

Ⅲ.用寄存器间接寻址方式缩短地址码长度

A.Ⅰ.Ⅱ.

B.Ⅰ.Ⅱ.Ⅲ.

C.Ⅱ.Ⅲ.

D.Ⅰ.Ⅲ.


正确答案:B
解析:用主存间接寻址方式缩短地址码长度。在主存储器的低端地址开辟出一个专门用来存放地址的区域,由于表示存储器低端地址所需要的地址码长度可以很短,而一个存储字(一次访问存储器所能获得的数据)的长度通常与一个逻辑地址码的长度相当。如果一个存储字的长度短于一个逻辑地址的长度,也可以用几个连续的存储字来存放一个逻辑地址码。例如,在主存储器最低端的1KB之内有一个用来存放地址码的区域,如果主存储器是按字节编址的,并且一个存储字的长度为32位,那么在指令中只要用8位(256个字=1K字节)长度就能表示一个32位长的逻辑地址,即使再加上寻址方式等信息,一个地址码的长度也只有十多位。用变址寻址方式缩短地址码长度。由于程序的局部性,在变址寻址方式中使用的地址偏移量可以比较短,例如,在IBM370系列机中为12位。通常可以把比较长的基地址(如32位)放在变址寄存器中,在指令的地址码中只需给出比较短的地址偏移量。因此,采用变址寻址方式的地址码长度通常只有十几位,或二十位左右就可以了。用寄存器间接寻址方式缩短地址码长度。这是一种非常有效的方法。由于寄存器的数量比较少,通常表示一个寄存器的地址只需要很少几位,而一个寄存器的字长足可以放下一个逻辑地址。例如,有8个用于间接寻址的寄存器,每个寄存器的长度是32位,这样,用一个3位的地址码就能表示一个32位的逻辑地址。用来支持间接寻址的寄存器,可以借用通用寄存器,也可专门设置。

第6题:

主存储器和CPU之间增加Cache的目的是________。

A.解决CPU和主存之间的速度匹配问题

B.扩大主存储器的容量

C.扩大CPU中通用寄存器的数量

D.既扩大主存容量又扩大CPU通用寄存器数量


正确答案:A

第7题:

主存储器和CPU之间增加调整缓冲存储器的目的是(4)。

A.扩大存储系统的容量

B.解决CPU与主存的速度匹配问题

C.扩大存储系统的容量和提高存储系统的速度

D.全球程序的访存操作


正确答案:B
缓冲存储器(Cache)是一种高速缓冲存储器,是为了解决CPU和主存之间速度不匹配而采用的一项重要技术。Cache能高速地向CPU提供指令和数据,从而加快了程序的执行速度。从功能上看,它是主存的缓冲存储器,由高速的SRAM组成。

第8题:

Pentium的虚拟存储机制下

A.虚拟存储器对应的地址也叫逻辑地址

B.虚拟存储器比主存储器容量大

C.虚拟存储器借助硬件实现就可以,不用软件

D.不管实地址模式还是保护模式,Pentium的虚拟存储器大小一样

E.虚拟存储器总是在硬盘上


正确答案:AB

第9题:

主存储器和CPU之间增设高速缓冲器的目的是( )

A.解决CPU和主存之间的速度匹配问题

B.扩大主存储的容量

C.扩大CPU中通用寄存器的数量

D.扩大CPU中通用寄存器的数量和主存储器的容量


正确答案:A

第10题:

在共享主存的多处理机中,为减少访主存冲突,采用的方式一般是()。

A.共享Cache存储器
B.用高速单体主存储器
C.并行多体交叉主存系统
D.虚拟存储器

答案:C
解析:
M个并行的存储器具有各自的地址寄存器、读/写电路和数据寄存器,称为存储模块。它们各自以同等的方式与CPU传递信息,形成可以同时工作又独立编址且容量相同的M个分存储体,这就是多体方式。采用多体并行方式的主存系统可以提高系统的吞吐速率

更多相关问题