机械制造与自动化

问答题为什么要保持Cache内容与主存储器内容的一致性?为了保持Cache与主存储器内容的一致性应采取什么方法?

题目
问答题
为什么要保持Cache内容与主存储器内容的一致性?为了保持Cache与主存储器内容的一致性应采取什么方法?
如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。

A.Cache扩充了主存储器的容量

B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响

C.Cache的有效性是利用了对主存储器访问的局部特征

D.Cache中通常保存着主存储器中部分内容的一份副本


参考答案:A

Cache,即高速缓冲存储器。Cache的出现是基于两个原因。首先是由于CPU的速度和性能提高很快而主存速度较低且价格高,其次就是程序执行的局部性特点。因此,将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。Cache位于CPU和主存之间,其内容是主存内容的副本。

第2题:

计算机系统为改善CPU与处理器之间的速度匹配问题,在CPU和主存储器之间加入一个高速、小容量的缓冲存储器Cache,构成Cache—主存储器的存储系统。()

此题为判断题(对,错)。


参考答案:错误

第3题:

●下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是 (43) 。

(43) A.Cache存放的只是主存储器中某一部分内容的映象

B.Cache能由用户直接访问

C.位于主板上的L2 Cache要比与CPU封装在一起的L2 Cache速度快

D.位于主板上的L2 Cache要比与CPU做在一基片上的L2 Cache速度快


正确答案:A
【解析】Cache负责解决主存与CPU之间速度的协调问题。Cache中存放着主存的一部分副本(主存中的部分内容),不能由用户直接访问。Cache可以有多级,离CPU越近的,速度越快。

第4题:

为了提高访存速度,在CPU与cache之间设置一个高速小容量的cache,存放正在执行的程序段,有效地提高了读存速度。写存时为了保持写入cache单元的内容与主存单元内容一致,通常采用两种方法(1)和(2).

A.写直达法

B.直接地址映像法

C.写回法

D.全相联地址映像法


正确答案:A

第5题:

地址映象是将主存储器中的数据分块按某种规则装入Cache存储器中,并建立主存储器地址与Cache存储器地址之间的对应关系。()

此题为判断题(对,错)。


参考答案:正确

第6题:

()把主存储器和Cache按同样大小划分成块,再将主存储器和Cache按同样大小划分成组,每一组由相同的块数组成,然后将主存储器按Cache大小分成区,主存储器每个区的组数与Cache的组数相同。

A.全相联映象

B.直接映象

C.组相联映象

D.以上都不是


正确答案:C

第7题:

由于Cache中保存的是主存储器的一部分副本,则有可能在一段时间内,主存储器中某单元的内容与Cache中对应单元的内容出现不一致。()

此题为判断题(对,错)。


参考答案:正确

第8题:

● 以下关于CPU 与主存之间增加高速缓存(Cache)的叙述中,错误的是 (4) 。

(4)

A. Cache扩充了主存储器的容量

B. Cache可以降低由于CPU 与主存之间的速度差异造成的系统性能影响

C. Cache的有效性是利用了对主存储器访问的局部性特征

D. Cache中通常保存着主存储器中部分内容的一份副本


正确答案:A
解析:本题考查计算机系统基础知识。
Cache(高速缓冲存储器)是一种特殊的存储器子系统,其中复制了频繁使用的数据以利于快速访问。Cache的出现是基于两种因素:首先,是由于CPU的速度和性能提高很快而主存速度较低且价格高,第二就是程序执行的局部性特点。因此,才将速度比较快而容量有限的SRAM构成Cache,目的在于尽可能发挥CPU的高速度。

 

第9题:

对于Cache中的副本与主存储器中的内容能否保持一致,是Cache能否可靠工作的一个关键问题。()

此题为判断题(对,错)。


参考答案:正确

第10题:

高档486PC 机,主板(母板)上一般带有高速缓冲存储器,简称CACHE,这个CACHE是( )。

A.硬盘与主存储器之间的缓存

B.软盘与主存储器之间的缓存

C.CPU与视频设备之间的缓存

D.CPU与主存储器之间的缓存


正确答案:D
解析:CACHE 指的是CPU 与主存储器之间的缓存,用于缓和CPU 和主存速度不匹配的矛盾。

更多相关问题