国家开放大学

加法器采用并行进位的目的是()。A提高加法器的速度B快速传递进位信号C优化加法器结构D增强加法器功能

题目
加法器采用并行进位的目的是()。

A提高加法器的速度

B快速传递进位信号

C优化加法器结构

D增强加法器功能

如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

与4位串行进位加法器比较,使用超前进位全加器的目的是( )

A.完成自动加法进位

B.完成4位加法

C.完成4位串行加法

D.提高运算速度


参考答案:D

第2题:

二进制并行加法器中,采用先行进位的目的是简化电路结构。()


参考答案:错误

第3题:

加法器有串行进位和并行进位两种连接方式:()

A、串行进位加法器的电路结构简单,工作速度慢。

B、并行进位加法器的速度快,电路结构复杂。

C、串行进位加法器的电路结构简单,工作速度快。

D、并行进位加法器的速度慢,电路结构简单。


参考答案:AB

第4题:

半加法器和全加法器的区别是

A. 是否产生进位

B. 是否处理以前的进位

C. 是否产生和位

D. 是否处理以前的和位


正确答案:B

第5题:

提高并行加法器速度的关键是尽量加快进位产生和传递的速度。()

此题为判断题(对,错)。


正确答案:正确

第6题:

前进位加法器比串行进位加法器速度慢。()

此题为判断题(对,错)。


参考答案:错误

第7题:

超前进位加法器比行波加器要简单()


参考答案错误

第8题:

串行进位加法器电路简单、但速度较慢,并行进位加法器速度较快、但电路复杂。()

此题为判断题(对,错)。


参考答案:正确

第9题:

加法器有串行进位和()进位之分。


参考答案:超前

第10题:

用8片741 81和2片74182DT。可组成( )。

A.采用组内并行进位、组间串行进位结构的32位ALU

B.采用二级先行进位结构的32位ALU

C.采用组内先行进位、组间先行进位结构的16位ALU

D.采用三级先行进位结构的32位ALU


正确答案:B

更多相关问题