软件水平考试

位于主存和嵌入式微处理器内核之间,存放最近一段时间微处理器使用最多的程序代码和数据的存储器是( )。A.MMC B.Cache C.NOR Flash D.SDRAM

题目
位于主存和嵌入式微处理器内核之间,存放最近一段时间微处理器使用最多的程序代码和数据的存储器是( )。

A.MMC
B.Cache
C.NOR Flash
D.SDRAM
参考答案和解析
答案:B
解析:
Cache是一种容量小、速度快的存储器陈列,它位于主存和嵌入式微处理器内核之间,用于存放最近一段时间微处理器使用最多的程序代码和数据。选项A,MMC是存储管理单元的英语缩写,它在CPU和物理内存之间进行地址转换。选项C,NOR Flash是一种ROM类的主存储器,它凭借可擦写次数多、存储速度快、存储容量大且价格便宜等优点,在嵌入式项目中得到了广泛应用。选项D,SDRAM是一种RAM类的主存储器。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

位于主存和微处理器内核之间,存放最近一段时间微处理器使用最多的程序代码和数据的存储器是(9)。

A.MMC

B.Cache

C.NOR Flash

D.SDRAM


正确答案:B
解析:Cache是一种容量小、速度快的存储器陈列,它位于主存和嵌入式微处理器内核之间,存放最近一段时间微处理器使用最多的程序代码和数据。选项A,MMC是存储管理单元的英文缩写,它在CPU和物理内存之间进行地址转换。选项C,NORFlash是一种ROM类的主存储器,它凭借自身的可擦写次数多、存储速度快、存储容量大及价格便宜等优点,在嵌入式项目中得到了广泛的应用。选项D,SDRAM是一种RAM类的主存储器。

第2题:

位于主存和嵌入式微处理器内核之间,存放最近一段时间微处理器使用最多的程序代码和数据的存储器是(28)。

A.MMC

B.Cache

C.NOR Flash

D.SDRAM


正确答案:B
解析:Cache是一种容量小、速度快的存储器陈列,它位于主存和嵌入式微处理器内核之间,用于存放最近一段时间微处理器使用最多的程序代码和数据。选项A,MMC是存储管理单元的英语缩写,它在CPU和物理内存之间进行地址转换。选项C,NORFlash是一种ROM类的主存储器,它凭借可擦写次数多、存储速度快、存储容量大且价格便宜等优点,在嵌入式项目中得到了广泛应用。选项D,SDRAM是一种RAM类的主存储器。

第3题:

位于主存和微处理器内核之间,用于存放最近一段时间微处理器使用最多的程序代码和数据的存储器是(5)。

A.MMC

B.Cache

C.NOR Flash

D.SDRAM


正确答案:B
解析:Cache是一种容量小、速度快的存储器子系统,它位于主存和嵌入式微处理器内核之间,用于存放最近一段时间微处理器使用最多的程序代码和数据。
  选项A,MMC是存储管理单元的英语缩写,它在CPU和物理内存之间进行地址转换。
  选项C,NOR Flash是一种ROM类的主存储器,它凭借其可擦写次数多、存储速度快、存储容量大、价格便宜等优点,在嵌入式项目中得到广泛应用。
  选项D,SDRAM是一种RAM类的主存储器。

第4题:

位于主存和微处理器内核之间,存放最近一段时间微处理器使用最多的程序代码和数据的存储器是(5)。

A.MMC

B.Cache

C.NORFlash

D.SDRAM


正确答案:B
解析:Cache是一种容量小、速度快的存储器陈列,它位于主存和嵌入式微处理器内核之间,存放最近一段时间微处理器使用最多的程序代码和数据。选项A,MMC是存储管理单元的英语缩写,它在CPU和物理内存之间进行地址转换。选项C,NORFlash是一种ROM类的主存储器,它凭借其可擦写次数多、存储速度快、存储容量大、价格便宜等优点,在嵌入式项目中得到广泛应用。选项D,SDRAM是一种RAM类的主存储器。

第5题:

下面是关于嵌入式系统使用的存储器的叙述,其中错误的是()。

A.CPU使用最频繁的少量的程序代码和数据存放在Cache中

B.系统正在运行的程序的大部分数据和代码存放在主存储器(内存)中

C.嵌入式系统使用Cache的优点是只需要增加少许成本,就能使整个系统的性能得到显著提高

D.嵌入式处理器内部的Cache采用DRAM


正确答案:D

第6题:

以下关于嵌入式系统的组成说法错误的是(26)。

A.在一片嵌入式处理器基础上添加电源电路、时钟电路和存储器电路,就构成了一个嵌入式核心控制模块,其中嵌入式操作系统和应用程序都可以固化在 RAM中

B.Cache位于主存和嵌入式微处理器内核之间,用于减小主存或辅助存储器对微处理器内核造成的存储器访问瓶颈,使处理速度更快,实时性更强

C.板级支持包(BSP)位于嵌入式系统硬件层和系统软件层之间,也称为硬件抽象层(HAL),它将系统上层软件与底层硬件分离开来,使系统的底层驱动程序与硬件无关

D.系统软件层位于嵌入式中间层和应用软件层之间,由RTOS;文件系统、GUI、网络系统及通用组件模块等组成。


正确答案:A
解析:选项A的说法是错误的,因为在一片嵌入式处理器基础上添加电源电路、时钟电路和存储器电路,就构成了一个嵌入式核心控制模块,其中操作系统和应用程序都可以固化在ROM中。

第7题:

答案及其解析——位于CPU与主存之间的高速缓冲存储器(Cache)用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由_____完成。


答案:A
本题考查高速缓冲存储器(Cache)的工作特点。 提供“高速缓存”的目的是为了让数据存取的速度适应CPU的处理速度,其基于的原理是内存中“程序执行与数据访问的局域性行为”,即一定程序执行时间和空间内,被访问的代码集中于一部分。为了充分发挥高速缓存的作用,不仅依靠“暂存刚刚访问过的数据”,还要使用硬件实现的指令预测与数据预取技术,即尽可能把将要使用的数据预先从内存中取到高速缓存中。 一般而言,主存使用DRAM技术,而Cache使用昂贵但较快速的SRAM技术。 目前微计算机上使用的AMD或Intel微处理器都在芯片内部集成了大小不等的数据高速缓存和指令高速缓存,通称为L1高速缓存(L1 Cache,即第一级片上高速缓冲存储器);而比L1容量更大的L2高速缓存曾经被放在CPU外部(主板或者CPU接口卡上),但是现在已经成为CPU内部的标准组件;更昂贵的顶级家用和工作站CPU甚至会配备比L2高速缓存还要大的L3高速缓存。

 

第8题:

微处理器、存储器和输入/输出接口电路之间是通过()相连的。


答案:总线

第9题:

下面关于三星公司基于ARM9内核的S3C2410嵌入式微处理器芯片的叙述中,错误的是()。

A.S3C2410包含32位嵌入式微处理器

B.内部具有分离的指令Cache和数据Cache

C.高速组件和低速外设接口均采用AHB总线

D.内部集成了存储器控制器


正确答案:C

第10题:

主存储器和CPU均包含于微处理器单元中。

A.错误

B.正确


参考答案:A