微机原理

8086 CPU在()时刻采样READY信号决定是否插入等待周期。A、T3下降沿B、T3上升沿C、T2下降沿D、T2上升沿

题目

8086 CPU在()时刻采样READY信号决定是否插入等待周期。

  • A、T3下降沿
  • B、T3上升沿
  • C、T2下降沿
  • D、T2上升沿
如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

当8086 CPU采样到READY=0时,CPU将

A.执行停机指令

B.插入等待周期

C.执行空操作指令

D.重新发送地址码


正确答案:B

第2题:

8086CPU在作总线操作时,遇到READY=L后可插入()

  • A、1个等待周期
  • B、等待周期个数由具体情况所定
  • C、2个等待周期
  • D、3个等待周期

正确答案:B

第3题:

CPU在总线周期中插入TW等待周期的个数取决于()

A、“READY”信号

B、随机

C、主频

D、时钟周期


参考答案:A

第4题:

什么是总线周期?8086CPU的读/写总线周期各包含多少个时钟周期?什么情况下需要插入等待周期TW,什么情况下会出现空闲状态TI


正确答案: 8086CPU经外部总线对存储器或I/O端口进行一次信息的输入或输出过程所需要的时间,称为总线周期。8086CPU的读/写总线周期通常包括T1、T2、T3、T4状态4个时钟周期。
在高速的CPU与慢速的存储器或I/O接口交换信息时,为了防止丢失数据,会由存储器或外设通过READY信号线,在总线周期的T3和T4之间插入1个或多个必要的等待状态TW,用来进行必要的时间补偿。
在BIU不执行任何操作的两个总线周期之间会出现空闲状态TI

第5题:

8086CPU中,如有必要时,可以在哪两个时钟周期之间插入1个或多个TW等待周期?


正确答案:可在T3和T4两个时钟周期之间插入1个或多个TW等待周期。

第6题:

8086在存储器读写时遇到READY有效后可插入( )。

A.1个等待周期

B.2个等待周期

C.3个等待周期

D.插入等待周期的个数可不受限制


正确答案:D

第7题:

在8088/8086的读写存储周期中,采样READY信号线的作用是什么?


正确答案:决定是否在T3周期后插入等待周期TW。

第8题:

当所用的存储器或外设速度比CPU的读写周期慢时,决定是否需要插入TW,8086 CPU会在T3状态的前沿采样以下哪个信号

A.READY

B.RESET

C.INTR

D.INTA


正确答案:A

第9题:

8086/8088的INTR引脚在何时采样此信号?CPU又在何种条件下才能相应中断?


正确答案:8086/8088CPU在每个指令周期的最后一个T状态采样INTR信号。CPU在INTR=1及IF=1时,才能相应中断。

第10题:

Intel8086/8088CPU中,决定是否需要在T3周期后插入TW周期是根据什么来决定的?


正确答案:根据引脚READY来决定的。

更多相关问题