第1题:
下列哪一个部件不是Pentium 4微处理器和8086/8088微处理器均有的部件?
A.指令处理部件
B.通用寄存器
C.存储器分段部件
D.高速缓冲存储器Cache
第2题:
Pentium 4微处理器的L1 Cache包括两个部分,它们是指令Cache(ETC) Cache。
第3题:
下面是微处理器中有关Cache的叙述,其中错误的是
A.从Pentium微处理器开始已经将其内部的L1 Cache分离为指令Cache和数据Cache
B.Pentium Ⅱ的L2 Cache不在微处理器芯片内部
C.Pentium 4微处理器的L1 Cache和L2 Cache均集成在处理器芯片内
D.目前市场上销售的赛扬(Celeron)微处理器价格较低,因为芯片内部没有集成Cache
第4题:
下面关于三星公司基于ARM9内核的S3C2410嵌入式微处理器芯片的叙述中,错误的是()。
A.S3C2410包含32位嵌入式微处理器
B.内部具有分离的指令Cache和数据Cache
C.高速组件和低速外设接口均采用AHB总线
D.内部集成了存储器控制器
第5题:
Pentium微处理器执行突发式存储器读总线周期时,Cache(Cache Enable)和W/R信号的状态应该是______。
A) 1,1
B) 1,0
C) 0,1
D) 0,0
A.
B.
C.
D.
第6题:
Pentium(80586)微处理器与80486 DX相比,它的特点是( )。
A.有高速缓存(Cache)存储器
B.内部数据总线是32位的
C.外部数据总线是64位的
D.有浮点处理功能
第7题:
对Pentium 4微处理器的主频率、处理器总线的工作频率及L2 Cache的工作频率进行比较,频率最低的是【 】。
第8题:
Pentium微处理器的特点是
A.Pentium微处理器不仅能进行32位运算,也能进行64位运算
B.内部集成了增强型浮点处理部件FPU
C.设置了互相独立的片内代码cache和数据cache
D.采用分段和分页两级存储管理机制,并且允许页面大小可调
E.采用了U、V二条流水线
第9题:
以下叙述中,不正确的是( )。
A.PentiumⅡ的电压识别VID总线扩展到了5位
B.现在PentiumⅢ微处理器内部的L2 cache有半速和全速两种时钟频率
C.Pentium4采用了超流水线结构
D.Pentium微处理器与8086微处理器相比,多了两个段寄存器
第10题:
影响微处理器处理速度的重要因素有微处理器的字长、主频、ALU结构以及下列选项中的( )。
A.是否微程序控制
B.有无DMA功能
C.有无中断处理
D.有无Cache存储器