计算机科学导论

设置Cache的目的是解决CPU和主存速度不匹配的矛盾。

题目

设置Cache的目的是解决CPU和主存速度不匹配的矛盾。

如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是( )。

A.解决CPU、主存速度匹配

B.增加CPU通用寄存器数量

C.扩大主存容量

D.扩大主存容量和增加CPU通用寄存器数量


正确答案:A

 本题考查的是计算机系统中Cache结构的知识点。缓存是计算机系统中处处可以见到的技术,考生应该牢固掌握缓存的概念,以及采用缓存的理由。
Cache即高速缓冲存储器,是位于CPU与主存间的一种容量较小但是速度很高的存储器。采用Cache的理由是由于CPU的速度远高于主存,CPU直接从内存中存取数据要等待一定时间周期,Cache中保存着CPU刚用过或循环使用的一部分数据,当CPU再次使用该部分数据时可从Cache中直接调用,这样就减少了CPU的等待时间,提高了系统的效率。Cache又可以分为一级Cache(L1 Cache)和二级Cache(L2 Cache)。

第2题:

在多级存储体系中,"Cache-主存"结构的作用是解决 ( ) 的问题。

A.辅存与CPU速度不匹配
B.主存与CPU速度不匹配
C.主存容量不足
D.主存与辅存速度不匹配

答案:B
解析:
本题考查Cache的作用。高速存储器能以极高的速率进行数据的访问,但因其价格高昂,如果计算机的主存储器完全由这种高速存储器组成则会大大增加计算机的成本。为了很好地解决主存与CPU速度不匹配的这个问题,采用了"Cache-主存"结构,即在主存与CPU之间增加一层小容量的高速存储器Cache。这利用了程序的局部性原理。

第3题:

在多级存储体系中,“Cache-主存”结构的作用是解决(10)的问题。

A.辅存与CPU速度不匹配

B.主存与CPU速度不匹配

C.主存容量不足

D.主存与辅存速度不匹配


正确答案:B
解析:本题考查Cache的作用。高速存储器能以极高的速率进行数据的访问,但因其价格高昂,如果计算机的主存储器完全由这种高速存储器组成则会大大增加计算机的成本。为了很好地解决主存与CPU速度不匹配的这个问题,采用了“Cache—主存”结构,即在主存与CPU之间增加一层小容量的高速存储器Cache。这利用了程序的局部性原理。

第4题:

主存储器和CPU之间增加Cache的目的是()。

A.解决CPU和主存之间的速度匹配问题
B.扩大主存储器的容量
C.扩大CPU中通用寄存器的数量
D.既扩大主存容量又扩大CPU通用寄存器数量

答案:A
解析:
Cache的速度介于CPU和内存之间,存储的是CPU中长用的数据和指令。

第5题:

在CPU和主存之间设置“Cache”的作用是为了解决______的问题。

A.主存容量不足
B.主存与辅助存储器速度不匹配
C.主存与CPU速度不匹配
D.外设访问效率

答案:C
解析:
本题考查计算机系统硬件基础知识。基于成本和性能方面的考虑,Cache(即高速缓存)是为了解决相对较慢的主存与快速的CPU之间工作速度不匹配问题而引入的存储器。Cache中存储的是主存内容的副本。

第6题:

主存储器和CPU之间增加高速缓冲存储器(Cache)的目的是(1)。

A.解决CPU、主存速度匹配

B.增加CPU通用寄存器数量

C.扩大主存容量

D.扩大主存容量和增加CPU通用寄存器数量


正确答案:A
解析:本题考查的是计算机系统中Cache结构的知识点。缓存是计算机系统中处处可以见到的技术,考生应该牢固掌握缓存的概念,以及采用缓存的理由。Cache即高速缓冲存储器,是位于CPU与主存间的一种容量较小但是速度很高的存储器。采用Cache的理由是由于CPU的速度远高于主存,CPU直接从内存中存取数据要等待一定时间周期,Cache中保存着CPU刚用过或循环使用的‘部分数据,当CPU再次使用该部分数据时可从Cache中直接调用,这样就减少了CPU的等待时间,提高了系统的效率。Cache又可以分为一级Cache(L1 Cache)和二级Cache(12Cache)。

第7题:

在主存储器和CPU之间增加Cache的目的是______。

A.解决CPU和主存之间的速度匹配问题
B.扩大主存储器容量
C.扩大CPU中通用寄存器的数量
D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量

答案:A
解析:
本题考查计算机体系结构方面的基础知识。高速缓冲存储器(Cache)是存在于主存与CPU之间的一级存储器,由静态存储芯片(SRAM)组成,容量比较小但速度比主存高得多,接近于CPU的速度。它和主存储器一起构成一级的存储器。高速缓冲存储器和主存储器之间信息的调度和传送是由硬件自动进行的。在计算机技术发展过程中,主存储器存取速度一直比中央处理器操作速度慢得多,使中央处理器的高速处理能力不能充分发挥,整个系统的工作效率受到影响。有很多方法可用来缓和中央处理器和主存储器之间速度不匹配的矛盾,如采用多个通用寄存器、多存储体交叉存取等,在存储层次上采用高速缓冲存储器也是常用的方法之一。很多大、中型计算机以及新近的一些小型机、微型机也都采用高速缓冲存储器。根据程序局部性原理,正在使用的主存储器某一单元邻近的那些单元将被用到的可能性很大。因而,当中央处理器存取主存储器某一单元时,计算机硬件就自动地将包括该单元在内的那一组单元内容调入高速缓冲存储器,中央处理器即将存取的主存储器单元很可能就在刚刚调入到高速缓冲存储器的那一组单元内。于是,中央处理器就可以直接对高速缓冲存储器进行存取。在整个处理过程中,如果中央处理器绝大多数存取主存储器的操作能为存取高速缓冲存储器所代替,计算机系统处理速度就能显著提高。

第8题:

在CPU和主存之间设置“Cacbe”的作用是为了解决(9)的问题。

A.主存容量不足

B.主存与辅助存储器速度不匹配

C.主存与CPU速度不匹配

D.外设访问效率


正确答案:C
本题考查计算机系统硬件基础知识。基于成本和性能方面的考虑.Cache(即高速缓存)是为了解决相对较慢的主存与快速的CPU之间工作速度不匹配问题而引入的存储器。Cache中所存储的是主存内容的副本。

第9题:

在主存和CPU之间增加Cache的目的是()。

A.扩大主存的容量
B.增加CPU中通用寄存器的数量
C.解决CPU和主存之间的速度匹配
D.代替CPU中的寄存器工作

答案:C
解析:
Cache提出来的目的就是解决CPU和主存之间速度不匹配的问题。高速缓冲存储器是存在于主存与CPU之间的一级存储器,由静态存储芯片(SRAM)组成,容量比较小但速度比主存高得多,接近于CPU的速度。

第10题:

主存储器和CPU之间增加Cache的目的是( )。

A.解决CPU和主存之间的速度匹配问题
B.扩大主存储器容量
C.扩大CPU中通用寄存器的数量
D.既扩大主存储器容量,又扩大CPU中通用寄存器的数量

答案:A
解析:
CPU的速度是主存储器的数十倍,需要Cache匹配两者的速度。Cache对CPU是透明的,CPU看不到Cache所进行的操作,所以增加Cache不是为了扩大通用寄存器的数量。

更多相关问题