电气工程师

用3个D触发器组成的电路如图7-66所示,设Q2Q1Q0的初始状态为000,触发器F0的输入端接+5V表明D0=1,那么,在第1个CP脉冲和第2个脉冲的上升沿过后Q2Q1Q0分别是()。A.010和O11 B.010和001 C.001和O11 D.000和111

题目
用3个D触发器组成的电路如图7-66所示,设Q2Q1Q0的初始状态为000,触发器F0的输入端接+5V表明D0=1,那么,在第1个CP脉冲和第2个脉冲的上升沿过后Q2Q1Q0分别是()。

A.010和O11 B.010和001
C.001和O11 D.000和111

如果没有搜索结果,请直接 联系老师 获取答案。
如果没有搜索结果,请直接 联系老师 获取答案。
相似问题和答案

第1题:

已知电路及输入信号波形如图4-13所示.试画出主从JK触发器的Q'.Q端的波形,触发器初始状态为0.


答案:波形图如图4-13所示.

第2题:

设脉冲上升沿触发的JK触发器Qn=0,J=1,当cp上升来到时Qn+1为 ( )

A.1

B.0

C.保持

D.不定态


参考答案:A

第3题:

由JK触发器装换成的T触发器,其输出状态在CP脉冲的()时变化。

A.高电平

B.低电平

C.上升沿到来

D.下降沿到来


正确答案:D

第4题:

画出图题5-11所示的脉冲JK触发器输出Q端的波形,输入端J K与CLK的波形如图所示。(设Q初始状态为0)


答案:

第5题:

计数器电路如图题7.1所示。设各触发器的初始状态均为“0”,分析该电路的逻辑功能。


参考答案:由图可以写出各个触发器驱动方程和状态转换表由状态转换表,可以绘制出逻辑波形图

第6题:

主从JK触发器的初始状态为0,在时钟脉冲CP的下降沿触发器的状态变为1,能够实现这种转换的JK取值可能为()。

A.CP=1期间,JK=10

B.CP=1期间,JK=01

C.CP=1期间,JK=11

D.CP=1期间,JK从01变为11


正确答案:A|C|D

第7题:

时序逻辑电路如图5-5所示,分析电路的功能,写出驱动方程,状态方程,列出状态转换真值表,画出Q2Q1Q0时序波形和状态转换图,说明电路的功能,是否能自启动.假设初始状态为000.


答案:


状态转换图如图5-7所示.
因此可判断该电路为异步七进制计数器,能自启动.输出信号在100,101和110时给出高电平.

第8题:

由D触发器构建的环形分配器,设初始状态110000,在第2个时钟脉冲上沿触发器状态为()

A.110000

B.011000

C.001100

D.000011


正确答案:B

第9题:

试画出图题5-20所示电路中触发器输出Q1、Q2端的波形,CLK的波形如图所示。(设Q初始状态为0)


答案:  

第10题:

试画出图题5-19所示电路中触发器输出Q1、Q2端的波形,输入端CLK的波形如图所示。(设Q初始状态为0)


答案:

更多相关问题